INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

Wann FPGA-Code neu kompilieren?



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

11.11.2010, 07:37 (Dieser Beitrag wurde zuletzt bearbeitet: 11.11.2010 07:39 von Matze.)
Beitrag #1

Matze Offline
LVF-Team
LVF-Team

Beiträge: 1.027
Registriert seit: Apr 2010

20xx
2010
DE_EN

7xxxx
Deutschland
Wann FPGA-Code neu kompilieren?
Hi zusammen,

hat jemand von euch 'ne Ahnung, wann man den FPGA-Code neu kompilieren muss, auch wenn man am Code nichts verändert hat?

Ich habe den Eindruck, sobald man eine Karte (C-Serie) aus und ein steckt (identische Karte), muss der FPGA-Code neu kompiliert werden. Aber selbst wenn ich eine andere Karte nehme (gleicher Typ), da sie ausgetauscht werden muss, kann ich doch nicht jedesmal den FPGA-Code neu kompilieren.

Zitat:Fehler -61017 ist bei Open FPGA VI Reference in niLvFpga_Open_cRIO-9073.vi->_Host_Main.vi aufgetreten

Mögliche Ursachen:

LabVIEW FPGA: You must recompile the VI for the selected target.
Das nervt tierisch, da so viel Zeit drauf geht.

Es geht ums CompactRIO, falls das relevant sein sollte.

Grüße
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
Anzeige
11.11.2010, 16:49
Beitrag #2

cb Offline
LVF-SeniorMod


Beiträge: 1.731
Registriert seit: Feb 2006

2018SP1
2001
EN

40xxx
Deutschland
Wann FPGA-Code neu kompilieren?
irgendwas musst du verändert haben:

Taget IP-Adresse geändert?
Pfad im Dateisystem geändert?
IOs umbenannt, Module (z.B. nich verwendete) im Projekt entfernt?

LV FPGA ist da recht zickig zuweilen ;o)

http://www.rotabench.com - rotierende Prüfstände nach dem Baukasten-Prinzip
Webseite des Benutzers besuchen Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
11.11.2010, 20:08
Beitrag #3

Matze Offline
LVF-Team
LVF-Team

Beiträge: 1.027
Registriert seit: Apr 2010

20xx
2010
DE_EN

7xxxx
Deutschland
Wann FPGA-Code neu kompilieren?
Hallo,

nein ich habe im FPGA-Teil (im Projekt-Explorer unter "Chassis") nichts verändert. Nur die RT-Anwendung.
Die IP habe ich auch nicht geändert und selbst wenn, dann darf es nicht sein, dass man jedesal den FPGA-Code neu kompilieren muss. Die IP muss man immer mal ändern, wenn man eine Maschine einrichtet o.ä..
IOs habe ich weder umbenannt, noch entfernt (also softwaretechnisch).

Ich habe nur die Messkarten aus- und eingesteckt und zwischendrinnen die Stromversorgung unterbrochen (z.B. über Nacht).
Aber selbst dann darf es nicht sein, dass man den Code ändern muss.

Da ich momentan das FPGA-Gedöns komplett unangetastet lasse, regt es mich umso mehr auf, dass es das immer mal neu kompilieren muss.

Grüße
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
12.11.2010, 09:11
Beitrag #4

chrissyPu Offline
LVF-Stammgast
***


Beiträge: 467
Registriert seit: Jun 2006

2014 PDS
2006
DE_EN

64283
Deutschland
Wann FPGA-Code neu kompilieren?
Ja, das ist leider echt nervig. Manchmal muss man auch neu compilen, wenn man nur im BD Sachen hin- und herschiebt....
Webseite des Benutzers besuchen Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
12.11.2010, 10:21
Beitrag #5

Nilbog Offline
LVF-Neueinsteiger


Beiträge: 8
Registriert seit: Oct 2010

2009
2008
en


Deutschland
Wann FPGA-Code neu kompilieren?
Hallo,

eine Änderung der IP des cRIO Systems, sprich in der RT Anbindung hat keine Auswirkung auf den FPGA. Den interessiert die IP herzlich wenig, da er ja nur die Backplane bedient. Dass optische Änderungen am FP (Verschieben, größe Ändern etc.) deines FPGA vis nicht mehr zu einer erforderlichen Neukompilierung sorgen ist soweit ich weiß seit LV2009 so, was ich äußerst angenehm finde. Das FP "läuft" ja auch nicht auf dem FPGA sondern legt nur fest welche Daten per FP Access zugreifbar sind (letztendlich über VISA Peek und Poke Befehle auf dem Bus).
Änderungen an cRIO Modulen sind da natürlich problematischer, da LV RT dir die Anbindung dieser schick verschattet und du nur wie gewohnt mit Inputs und Outputs arbeiten musst. Änderst du die Belegung deiner Backplane in deinem "cRIO Projekt", so ist ggf. eine Neukompilierung erforderlich. Bei den RS232 Modulen z.B. erfordert das Umstellen der Baudrate im Modul eine Neukompilierung des FPGA, weil dieser anscheinend die Clock für das Modul zur Verfügung stellt, welche dann geändert werden muss. Das bekommt dein FPGA.vi natürlich nur mit wenn du wirklich an den Projekteinstellungen von deinen Modulen etwas änderst, was den FPGA beeinflusst. Wenn du nur Hardwareseitig ein Modul abziehst und wieder einsteckst ist kein neues kompilieren nötig. Das kannst du ja auch ganz einfach testen, da du die Hardware ja zur Verfügung hast. Nur wenn du deinem Projekt Änderungen an den angeschlossenen Modulen mitteilst sollte das von dir beschriebene Problem auftauchen.
Sind denn Entwicklungssystem und das System auf dem der Code läuft identisch? Wenn nein, kopierst du auch sauber das Kompilat aus dem FPGA compile mit auf das Zielsystem?

Gruß Nilbog
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
12.11.2010, 11:42
Beitrag #6

Nilbog Offline
LVF-Neueinsteiger


Beiträge: 8
Registriert seit: Oct 2010

2009
2008
en


Deutschland
Wann FPGA-Code neu kompilieren?
kurzer Nachtrag:

Es kann natürlich sein, dass du mit deinem Rechner im Projekt auf dem RIO connected bist und in diesem Zustand das Modul ab-/ansteckst. Dadurch würde das Projekt mitbekommen, dass die Modulkonfiguration sich geändert hat und evtl. daher das FPGA.vi verständlicherweise als neu zu kompilieren markieren. Wie sich LabView da verhält weis ich nicht, da ich während dem entwickeln selten Module einfach abziehe.
Auch das könntest du leicht testen (auf die Gefahr hin neu kompilieren zu müssen). Allerdings ist das jetzt fischen im Trüben, da du nicht genau beschrieben hast wie du den "Fehlerfall" erzeugt hast.

Gruß
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
13.11.2010, 13:11
Beitrag #7

Steppenwolf12 Offline
LVF-Grünschnabel
*


Beiträge: 16
Registriert seit: May 2010

9 SP1
2009
de

68782
Deutschland
Wann FPGA-Code neu kompilieren?
Hallo,
nach meinen Erfahrungen kann man ein Modul auch im "verbundenen" Zustand abziehen und wieder einstecken. So lange das Modul wieder an die gleiche Stelle ins Chassis eingesteckt wird in der es vorher war, sollte keine Neukompilierung notwendig sein. Ansonsten decken sich meine Erfahrungen mit dem was Nilbog geschrieben hat.

Aber ich gebe Dir voll und ganz Recht, das Komplieren ist echt nervig gerade wenn man mal eine kleine Änderung ausprobieren will.

Viele Grüße
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
14.11.2010, 09:21 (Dieser Beitrag wurde zuletzt bearbeitet: 14.11.2010 09:25 von Matze.)
Beitrag #8

Matze Offline
LVF-Team
LVF-Team

Beiträge: 1.027
Registriert seit: Apr 2010

20xx
2010
DE_EN

7xxxx
Deutschland
Wann FPGA-Code neu kompilieren?
Hallo,

vielen Dank für die Antworten.

Im FPGA-Code habe ich nichts verändert, auch keine Elemente hin- und her geschoben. Der FPGA-Code läuft soweit und den muss ich daher vorerst auch nicht anrühren.
Bei RS232-Modulen kann ich das gerade noch nachvollziehen, wobei es auch nicht schön ist, dass eine Änderung der Baudrate eine Neukompilierung erfordert. Ich setze jedoch keine RS232-Karte ein. Nur analoge Messkarten (NI 9203).
Das Entwicklungssystem und das, auf dem der Code läuft, sind identisch. Später werde ich eine RT-Exe und eine Win-Exe daraus erstellen und dann unterscheiden sich die Rechner. Doch da ist der Code selbst dann auf dem cRIO und somit können da keine Konflikte auftreten. Das Abziehen und Einstecken funktioniert ohne Neukompilierung. Ich konnte leider noch nicht reproduzieren, wann diese verlangt wird.

Wenn ich wüsste, wie ich den Fehlerfall erzeugt habe, würde ich hier nicht fragen. Mir ist es völlig schleierhaft, wieso ab und zu eine Neukompilierung erforderlich ist.

Kann es sein, dass die Karte selbst Daten speichert?
Ich habe die Karte nämlich in der Zwischenzeit in ein CompactDAQ gesteckt und dort verwendet. Da muss ich mal testen, ob die Karte sich das merkt und VxWorks o.ä. dann eine Änderung der Karte/Konfiguration feststellt.

Klar, die Kompilierung nervt etwas, auch bei kleinen Änderungen. Doch wenn man Änderungen am FPGA-Code oder an der Konfiguration macht, dann nehme ich das in Kauf. Das Übersetzen und Optimieren dauert eben seine Zeit. Das ist meines Wissens bei allen FPGAs so, nicht nur bei den NI-Produkten.
Ich verstehe nur nicht, wieso die Kompilierung verlangt wird, wenn ich nichts am FPGA-Code oder an der Konfiguration verändert habe. Zum Glück wird das eher selten verlangt, aber wenn die Meldung wieder mal erscheint, ist das ärgerlich.

Grüße

Grüße
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
09.12.2010, 17:31
Beitrag #9

rick Offline
LVF-Neueinsteiger


Beiträge: 9
Registriert seit: Dec 2010

LabVIEW 2010 (Fall)
2010
DE

01159
Deutschland
Wann FPGA-Code neu kompilieren?
Hallo! Ich habe vor eine PWM und die Kommunikation über CAN mittels der FPGA abzuwickeln, dennoch für die Programmierung die Scan-Engine zu benutzen. Aus folgendem Grund: ich erhoffe mir, dass ich nur einmalig das FPGA kompilieren muss um PWM, CAN und die Scan-Engine einzurichten. Und danach würde ich nur noch mit dem RT-Controller arbeiten und die Werte der PWM auslesen, das CAN-Modul zu verwenden und wie gehabt mit der Scan-Engine zu arbeiten.
Ist meine Annahme richtig, oder lauf ich da total falsch? Also würde das einmalig konfigurierte FPGA keine weitere Kompilierung benötigen, wenn ich danach nur noch mit der Scan-Engine und dem RT-Controller arbeite?
Webseite des Benutzers besuchen Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
09.12.2010, 20:32
Beitrag #10

Matze Offline
LVF-Team
LVF-Team

Beiträge: 1.027
Registriert seit: Apr 2010

20xx
2010
DE_EN

7xxxx
Deutschland
Wann FPGA-Code neu kompilieren?
' schrieb:Ist meine Annahme richtig, oder lauf ich da total falsch? Also würde das einmalig konfigurierte FPGA keine weitere Kompilierung benötigen, wenn ich danach nur noch mit der Scan-Engine und dem RT-Controller arbeite?
Mir ist es neu, dass du FPGA-Code überhaupt kompilieren musst. Die Scan-Engine ist meines Wissens bereits kompilierter FPGA-Code mit großem Overhead. Daher kannst du mit der Scan-Engine aus dem FPGA nicht allzu viel herausholen im Vergleich zur FPGA-Programmierung. Aber wenn es reicht, ist das ok und du brauchst nicht einmal das FPGA-Modul für LabVIEW.

Die Scan-Engline kannst du einfach aus der RT-Anwendung heraus ansprechen ohne FPGA-Kompilierung.

Grüße
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
Antwort schreiben 


Möglicherweise verwandte Themen...
Themen Verfasser Antworten Views Letzter Beitrag
  Fehler beim kompilieren (Too many sets of DMA control lines have been requested...') Franz94 3 7.530 16.06.2016 22:16
Letzter Beitrag: jg
  Sind Referenzen auf FPGA-Variablen in FPGA vi möglich? Felix777 2 7.969 26.10.2015 20:41
Letzter Beitrag: Felix777
  FPGA-Referenz öffnen: FPGA-VI nicht kompiliert LauraP. 9 13.320 17.03.2015 16:58
Letzter Beitrag: LauraP.
  Fehler Kompilieren "coreutil" und "Could not open destination" Mietzekatze 3 6.126 15.09.2013 22:21
Letzter Beitrag: Mietzekatze
  Fehlersuche bei FPGA-Code mit cRIO Mietzekatze 8 8.865 10.09.2013 18:52
Letzter Beitrag: Mietzekatze
Question Auswahl zum kompilieren fehlt Mietzekatze 3 5.562 18.07.2013 10:48
Letzter Beitrag: GerdW

Gehe zu: