Hallo
' schrieb:Heißt dass, dass der FIFO nur 50 Werte aufnehmen kann und dann überläuft?
Nein, ich habe die Größe aktuell auf 1023 Elemente gesetzt.
' schrieb:Wenn dem so ist, spielt es doch gar keine Rolle, wenn das Verarbeiten der 50 Werte maximal 10ms dauert. Diese Verarbeitungszeit hat dann eine obere Streugrenze von 50ms, die ja hoffentlich nie auftritt, was wiederum durch das RT gewährleistet werden soll. Soweit der eine Sachverhalt. Sehe ich das richtig?
Genau. Daher ist die vorgeschlagene, feste Verzögerung von 50 ms, schlecht.
' schrieb:Kann wer auf letzte (implizite) Frage, CPU-Kern oder Macro, eine kurze Antwort geben?
Wie das genau ist, weiß ich nicht, aber auf dem FPGA läuft kein Betriebssystem, sodnern direkt der Bit-Code. D.h. es ist eine echte parallele Abarbeitung möglich.