INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

Zeit von Kanälen aufnehmen



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

30.07.2013, 09:42
Beitrag #9

Mietzekatze Offline
LVF-Gelegenheitsschreiber
**


Beiträge: 118
Registriert seit: Nov 2011

2014 SP1
2011
DE


Deutschland
RE: Zeit von Kanälen aufnehmen
So die Zeitseparierung habe ich über Split1DArray und IndexArray gemacht. Nun habe ich die Spannung wieder hinzu gefügt. Und habe dazu noch ein paar Fragen. Mein Code für FPGA und Host sind im Anhang zu finden.

1. Zur Kontrolle der Daten habe ich im Temperatur(T)-Teil hostseitig einmal "FIFO Output" und "Time SGL". Zusätzlich lasse ich mir die Zeit im FPGA.Vi in "time in s" anzeigen. Dabei erkenne ich Unterschiede zwischen diesen Variabeln.
Das merkwürdige ist, dass die erste Stelle von FIFO Output nur bis 16 zählt und dann auf diesem Wert bleibt, aber der in eine SGL konvertierte Wert "Time SGL" weiterhin hochzählt.

2. Nach Beenden des Programms und Auslesen der TDMS Datei der Temperatur,fällt auf, dass in dem Zeitvektor die ersten beiden Werte Null sind. Leider weis ich nicht warum.

3. Auch die Anzahl verbleibender Elemente in beiden FIFO ist für mich unerklärlich. Diese steigt bei beiden FIFOs an, obwohl bei T und Spannung(S) alle Elemente entnommen werden(S: 17 speichern in 1 s und 17 Elemente nach 1 s entfernen, T: 5 Elemente aller eine ms speichern und 25 Elemente entfernen aller 5 ms).

4. Die Anzeige der Spannungen und der Temperatur hat merkwürdige Werte. Die ersten beiden Spannungskanäle sind mit einem analogen Ausgang verbunden, welcher aber nicht angesteuert wird und die ersten drei Temperaturkanäle an Sensoren in cRIO-Nähe. Die restlichen Eingänge sind unverbunden.

5. Nach jedem schließen des Projektes und erneuten öffnen, soll ich das FPGA.Vi neu kompilieren ( Error -61017). Warum ist das so? Wie kann man das vermeiden Sad

Danke für Eure Hilfe Smile


Angehängte Datei(en) Thumbnail(s)
   
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
Antwort schreiben 


Nachrichten in diesem Thema
RE: Zeit von Kanälen aufnehmen - jg - 25.07.2013, 16:09
RE: Zeit von Kanälen aufnehmen - jg - 26.07.2013, 13:47
RE: Zeit von Kanälen aufnehmen - jg - 26.07.2013, 17:32
RE: Zeit von Kanälen aufnehmen - GerdW - 26.07.2013, 20:45
RE: Zeit von Kanälen aufnehmen - Mietzekatze - 30.07.2013 09:42
RE: Zeit von Kanälen aufnehmen - jg - 30.07.2013, 10:13
RE: Zeit von Kanälen aufnehmen - GerdW - 30.07.2013, 10:15
RE: Zeit von Kanälen aufnehmen - GerdW - 31.07.2013, 14:37
RE: Zeit von Kanälen aufnehmen - GerdW - 05.08.2013, 13:45
RE: Zeit von Kanälen aufnehmen - jg - 05.08.2013, 14:29
RE: Zeit von Kanälen aufnehmen - jg - 05.08.2013, 17:23
RE: Zeit von Kanälen aufnehmen - GerdW - 07.08.2013, 07:35

Möglicherweise verwandte Themen...
Themen Verfasser Antworten Views Letzter Beitrag
  Differentielle Digitalsignale mit Anschlussblock aufnehmen helloitsme 1 4.701 20.12.2019 14:57
Letzter Beitrag: jg

Gehe zu: