INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

Timing von CAN-Nachrichten auf cRIO-9014/9112 und 9853



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

08.05.2015, 12:31 (Dieser Beitrag wurde zuletzt bearbeitet: 08.05.2015 12:32 von GerdW.)
Beitrag #12

GerdW Offline
______________
LVF-Team

Beiträge: 17.465
Registriert seit: May 2009

LV2021
1995
DE_EN

10×××
Deutschland
RE: Timing von CAN-Nachrichten auf cRIO-9014/9112 und 9853
Hallo Björn,

Zitat:Schlummert da irgendwo noch ein anderer Fehler?
Wahrscheinlich - anhand von Bildern kann man leider nur schlecht beurteilen…

Was macht das subVI, mit dem du die Botschaft vom RT-FIFO in ein U32-Array umwandelst?
Erzeugst du dort die korrekte Datenstruktur, wie sie vom FPGA erwartet wird?
Außerdem leuchtet da ein fetter CoercionDot, sowas macht mich immer nervös…

Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
Antwort schreiben 


Nachrichten in diesem Thema
RE: Timing von CAN-Nachrichten auf cRIO-9014/9112 und 9853 - GerdW - 08.05.2015 12:31

Möglicherweise verwandte Themen...
Themen Verfasser Antworten Views Letzter Beitrag
  Timing Probleme cRIO n4f3ts 10 14.615 14.06.2014 21:57
Letzter Beitrag: cb
  Labview FPGA Probleme mit Timing chefweb 8 10.412 20.10.2010 15:59
Letzter Beitrag: Matze
  Inbetriebnahme Can Modul NI 9853 CB1 8 10.964 25.03.2010 16:37
Letzter Beitrag: CB1

Gehe zu: