INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

Kommunikation über DMA zwischen FPGA und RT: FIFO nur für 3 ms füllen



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

17.06.2015, 14:53
Beitrag #8

Rostra Offline
LVF-Grünschnabel
*


Beiträge: 31
Registriert seit: Nov 2013

2010
2013
DE



RE: Kommunikation über DMA zwischen FPGA und RT: FIFO nur für 3 ms füllen
Das erste Problem ist gelöst:
http://www.ni.com/white-paper/2993/de/
Also doch auf FPGA-Basis... hattest recht!

Zur zweiten Frage: Wie kann ich die Daten, die aus dem Fifo entnommen werden, anstatt in einem Graphen, in einem indicator anzeigen lassen?
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
30
Antwort schreiben 


Nachrichten in diesem Thema
RE: Kommunikation über DMA zwischen FPGA und RT: FIFO nur für 3 ms füllen - Rostra - 17.06.2015 14:53

Möglicherweise verwandte Themen...
Themen Verfasser Antworten Views Letzter Beitrag
  FPGA FIFO vs. MEMORY derandyk 1 4.506 30.11.2018 11:42
Letzter Beitrag: GerdW
  16 Kanal AI mit FPGA und DMA FIFO derandyk 12 12.388 23.11.2018 15:56
Letzter Beitrag: BNT
  FPGA FIFO Roland 5 7.832 28.05.2018 20:16
Letzter Beitrag: jg
  Langsame Datenübertragung zwischen cRIO9035 und FPGA auf NI9144 tobsen30 2 5.590 01.03.2018 18:37
Letzter Beitrag: tobsen30
  RS485 Kommunikation auf FPGA Basis - cRio Nullstrom 8 10.545 02.12.2016 08:44
Letzter Beitrag: Nullstrom
  Drehzahlmessung im FPGA über IO R.Fuertig 9 11.178 03.06.2016 11:22
Letzter Beitrag: GerdW

Gehe zu: