Hallo Gerd,
danke schonmal für deine Antwort.
(16.07.2015 10:38 )GerdW schrieb: Zitat:Software zur Steuerung, Datenerfassung und Auswertung eines Prüfstands.
Da dein System den Prüfstand anscheinend auch steuert, sollte deine Software eigentlich wissen, wann ein neuer Zyklus beginnt!
Was genau ist deine Frage???
Richtig, die Software weiss wann ein neuer Zyklus beginnt. Allerdings ist dies im RT Teil der Software, der ja wesentlich langsamer Abläuft. Hier ist nun mein Problem, wie kann ich die beiden Teile sychronisieren?
Wenn ich die Messwerte des FPGA in einen FIFO schreibe werden sie gebuffert, folgedessen könnten sie zeitlich verzögert auf dem RT System ankommen (oder liege ich hier falsch?). Mein Wunsch bzw Gedanke wäre das jeder Zyklus als separates File oder Array klar abgetrennt auf dem RT System ist.
Gruss