INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

Maximale Samplerate von Modulen nutzbar?



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

03.03.2021, 10:53
Beitrag #5

jg Offline
CLA & CLED
LVF-Team

Beiträge: 15.864
Registriert seit: Jun 2005

20xx / 8.x
1999
EN

Franken...
Deutschland
RE: Maximale Samplerate von Modulen nutzbar?
Noch ein Nachtrag: Das mit der Loop-Time-Messung kannst du zur Überprüfung in dein FPGA-Programm einbauen.
Ich wäre jetzt schon ein wenig erstaunt, dass bei 50 kS/s das Schreiben von 4x DMA die Looptime so sehr ausbremsen sollte.
Bei einer NI-9223 und 1MS/s wäre das Pipelining auf jeden Fall notwendig.

Gruß, Jens

Wer die erhabene Weisheit der Mathematik tadelt, nährt sich von Verwirrung. (Leonardo da Vinci)

!! BITTE !! stellt mir keine Fragen über PM, dafür ist das Forum da - andere haben vielleicht auch Interesse an der Antwort!

Einführende Links zu LabVIEW, s. GerdWs Signatur.
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
Antwort schreiben 


Nachrichten in diesem Thema
RE: Maximale Samplerate von Modulen nutzbar? - jg - 03.03.2021 10:53

Möglicherweise verwandte Themen...
Themen Verfasser Antworten Views Letzter Beitrag
  Fehler beim Öffnen eines Projekts von FPGA Modulen Annemike 2 6.771 29.04.2016 14:15
Letzter Beitrag: Annemike

Gehe zu: