INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

cRIO für FPGA und RT



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

06.09.2005, 07:39
Beitrag #4

thomas.sandrisser Offline
LVF-SeniorMod


Beiträge: 1.298
Registriert seit: Sep 2005

xxxx
2005
EN

78759
United States
cRIO für FPGA und RT
Also generell nochmals die Problematik mit dem senden der Daten vom FPGA zum Host:
- Two-line Handshaking (single point control)
- One-line Handshaking (continous aquisition mit handshaking)
- Zero-line handshaking (continous aquisition)
- Interrupts (mit oder ohne Bestaetigung - implizit Schleifentimer am Host und FPGA)

--> hierzu sollten einige grundlegende Beispiele im Example Finder zu finden sein.


Den Zeitstempel kannst du dir nur "behelfsmaeßig" am Host zusammenbauen! Du musst dir bei jedem Schleifendurchlauf am FPGA entweder die ms, µs oder ticks (abhaengig von der frequenz) abspeichern und dann zurueck rechnen!

gruß
Tom
Webseite des Benutzers besuchen Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
30
Antwort schreiben 


Nachrichten in diesem Thema
cRIO für FPGA und RT - Christian - 24.08.2005, 15:40
cRIO für FPGA und RT - Christian - 05.09.2005, 21:58
cRIO für FPGA und RT - thomas.sandrisser - 06.09.2005 07:39

Gehe zu: