INFO: Dieses Forum nutzt Cookies...
Cookies sind für den Betrieb des Forums unverzichtbar. Mit der Nutzung des Forums erklärst Du dich damit einverstanden, dass wir Cookies verwenden.

Es wird in jedem Fall ein Cookie gesetzt um diesen Hinweis nicht mehr zu erhalten. Desweiteren setzen wir Google Adsense und Google Analytics ein.


Antwort schreiben 

Korrekter Aufbau der VI



Wenn dein Problem oder deine Frage geklärt worden ist, markiere den Beitrag als "Lösung",
indem du auf den "Lösung" Button rechts unter dem entsprechenden Beitrag klickst. Vielen Dank!

19.07.2017, 13:49
Beitrag #21

Heber Offline
LVF-Gelegenheitsschreiber
**


Beiträge: 72
Registriert seit: Apr 2017

2012
-
DE


Deutschland
RE: Korrekter Aufbau der VI
(19.07.2017 13:37 )GerdW schrieb:  Hallo Heber,

Zitat:was nutzt mir dann die Regelschleife in der ich die ganzen tollen Blöcke habe, wenn ich diese aber nicht auf dem FPGA benutzen kann?
Überlegt man sich so etwas nicht schon, bevor man es programmiert? Hmm
Was sind denn überhaupt die Anforderungen an die Regelung? Welche Taktraten musst du hier erreichen?

Du kannst auch auf dem FPGA eine Regelschleife implementieren: Nur eben nicht mit der Sim-Schleife, sondern mit den Funktionen in der FPGA-Palette…

Ja ich dachte da ich nur einen FPGA-Modus wählen kann (kein Scan Engine) lief alles automatisch auf dem FPGA ab...
In Echtzeit. Das heißt die Taktrate sollte optimaler Weise so bei 1µs liegen, was mit einem FPGA auch möglich ist.

Ich benötige in der Regel kompliziertere Blöcke wie Sättigungen oder Totzeiten, etc. um eine Regelung zu entwerfen. Das dürfte ohne Control Design and Simulation schwer werden...
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
Anzeige
19.07.2017, 14:01 (Dieser Beitrag wurde zuletzt bearbeitet: 19.07.2017 14:01 von GerdW.)
Beitrag #22

GerdW Offline
______________
LVF-Team

Beiträge: 17.469
Registriert seit: May 2009

LV2021
1995
DE_EN

10×××
Deutschland
RE: Korrekter Aufbau der VI
Hallo Heber,

Zitat:Das dürfte ohne Control Design and Simulation schwer werden
Ich würde sagen "schwerer"! Big Grin

Du musst auch noch bedenken, dass der FPGA (neben INT) nur FXP oder SGL unterstützt. Von SGL würde ich aber abraten, da dann massig Platz auf dem FPGA verbraucht wird. Und bei FXP musst du dir Gedanken um Rechengenauigkeit machen - oder gleich auf Integer mit passenden Skalierungen umsteigen…

Zitat:Das heißt die Taktrate sollte optimaler Weise so bei 1µs liegen, was mit einem FPGA auch möglich ist.
1µs sind immerhin 40 Takte der Standardclock - da geht in einer SCTL schon so einiges… Smile
Unterstützen deine IOs diese Taktrate?

Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
19.07.2017, 14:17
Beitrag #23

Heber Offline
LVF-Gelegenheitsschreiber
**


Beiträge: 72
Registriert seit: Apr 2017

2012
-
DE


Deutschland
RE: Korrekter Aufbau der VI
Auch ein EKF kann ich nicht im FPGA VI nutzen Sad Und in LabVIEW kann ich ohne weiteres auch keine eigenen Skripte schreiben. Ich sehe so langsam schwarz. LabVIEW und Regelungstechnik passt nicht mMn.

"1µs sind immerhin 40 Takte der Standardclock - da geht in einer SCTL schon so einiges… Smile
Unterstützen deine IOs diese Taktrate? "

Was heißt SCTL und wo kann ich nachsehen welche Taktrate die IOs haben? Mein Datenblatt gibt wenig Auskunft
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
19.07.2017, 14:24 (Dieser Beitrag wurde zuletzt bearbeitet: 19.07.2017 14:25 von GerdW.)
Beitrag #24

GerdW Offline
______________
LVF-Team

Beiträge: 17.469
Registriert seit: May 2009

LV2021
1995
DE_EN

10×××
Deutschland
RE: Korrekter Aufbau der VI
Hallo Heber,

Zitat:Was heißt SCTL
Singe Cycle Timed Loop - LabVIEW-Hilfe
(Oder eines der Beginner Tutorials für LabVIEW-FPGA lesen!)

Zitat:wo kann ich nachsehen welche Taktrate die IOs haben? Mein Datenblatt gibt wenig Auskunft
Sowas steht bei NI immer in den Datenblättern der Hardware.
Welche genau verwendest du?

Zitat:LabVIEW und Regelungstechnik passt nicht mMn.
Das passt schon. Man sollte nur vor dem Programmieren überlegen…
Und ich möchte dich mal sehen, wenn du PID, EKF und sonstiges "von Hand" in VHDL programmierst! Big Grin

Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
19.07.2017, 14:34
Beitrag #25

Heber Offline
LVF-Gelegenheitsschreiber
**


Beiträge: 72
Registriert seit: Apr 2017

2012
-
DE


Deutschland
RE: Korrekter Aufbau der VI
(19.07.2017 14:24 )GerdW schrieb:  Hallo Heber,

Zitat:Was heißt SCTL
Singe Cycle Timed Loop - LabVIEW-Hilfe
(Oder eines der Beginner Tutorials für LabVIEW-FPGA lesen!)

Zitat:wo kann ich nachsehen welche Taktrate die IOs haben? Mein Datenblatt gibt wenig Auskunft
Sowas steht bei NI immer in den Datenblättern der Hardware.
Welche genau verwendest du?

Zitat:LabVIEW und Regelungstechnik passt nicht mMn.
Das passt schon. Man sollte nur vor dem Programmieren überlegen…
Und ich möchte dich mal sehen, wenn du PID, EKF und sonstiges "von Hand" in VHDL programmierst! Big Grin


Es ist ein sbRio 9637 verbaut.
Soll ich dir meinen EKF Code aus Matlab zeigen? Funktioniert einwandfrei Tongue Den Code für VHDL generiert Matlab dann auch ganz automatisch Wink
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
19.07.2017, 14:50
Beitrag #26

GerdW Offline
______________
LVF-Team

Beiträge: 17.469
Registriert seit: May 2009

LV2021
1995
DE_EN

10×××
Deutschland
RE: Korrekter Aufbau der VI
Hallo heber,

und warum willst du dann funktionierenden MATLAB-Code auf LabVIEW übertragen?
Wäre es nicht einfacher, ein MATLAB-kompatibles Hardwaretarget zu verwenden?

NI hat auch ein SpecSheet für dein sbRIO9637!
Deine AIs schaffen nur 200kS/s aggregate (!) und deine AOs 336kS/s - steht da alles drin!
Damit brauchst du deine Regelschleife nur auf 66kHz/15µs (da 3 AIs!) trimmen… Big Grin

Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
Anzeige
19.07.2017, 15:02
Beitrag #27

Heber Offline
LVF-Gelegenheitsschreiber
**


Beiträge: 72
Registriert seit: Apr 2017

2012
-
DE


Deutschland
RE: Korrekter Aufbau der VI
(19.07.2017 14:50 )GerdW schrieb:  Hallo heber,

und warum willst du dann funktionierenden MATLAB-Code auf LabVIEW übertragen?
Wäre es nicht einfacher, ein MATLAB-kompatibles Hardwaretarget zu verwenden?

NI hat auch ein SpecSheet für dein sbRIO9637!
Deine AIs schaffen nur 200kS/s aggregate (!) und deine AOs 336kS/s - steht da alles drin!
Damit brauchst du deine Regelschleife nur auf 66kHz/15µs (da 3 AIs!) trimmen… Big Grin


Weil ein Matlab kompatibles Hardwaregerät (dSPACE) noch teurer ist als eines von NI. Ich würde gern, aber mir kauft es keiner.
Zumal es in den Evaluierungsboards ne Menge zusätzlich gibt.


Was meinst du mit trimmen? wie kommst auf 66kHz/15µs?
Bei dem Eva Board ist noch ein zweites Board angebracht, weshalb nur 6 AI's und 2 AO's zur verfügung stehen...
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
19.07.2017, 15:19
Beitrag #28

GerdW Offline
______________
LVF-Team

Beiträge: 17.469
Registriert seit: May 2009

LV2021
1995
DE_EN

10×××
Deutschland
RE: Korrekter Aufbau der VI
Hallo Heber,

Zitat:wie kommst auf 66kHz/15µs?
Die AIs auf dem sbRIO9637 schaffen zusammen (="aggregate"!) maximal 200kS/s, d.h. alle 5µs ein neues Sample.
Da du 3 AI-Signale liest, brauchst du mindestens 15µs pro Schleifendurchlauf…

Zitat:Was meinst du mit trimmen?
"Trimmen" = etwas in einen bestimmten Zustand bringen…

Zitat:Weil ein Matlab kompatibles Hardwaregerät (dSPACE) noch teurer ist als eines von NI. Ich würde gern, aber mir kauft es keiner.
Genau. Und da du nichts kostest, darfst du massig Arbeitszeit in die Umsetzung versenken…

Zitat:Zumal es in den Evaluierungsboards ne Menge zusätzlich gibt.
In deinem sbRIO aber auch…

Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
19.07.2017, 15:24
Beitrag #29

Heber Offline
LVF-Gelegenheitsschreiber
**


Beiträge: 72
Registriert seit: Apr 2017

2012
-
DE


Deutschland
RE: Korrekter Aufbau der VI
(19.07.2017 15:19 )GerdW schrieb:  Hallo Heber,

Zitat:wie kommst auf 66kHz/15µs?
Die AIs auf dem sbRIO9637 schaffen zusammen (="aggregate"!) maximal 200kS/s, d.h. alle 5µs ein neues Sample.
Da du 3 AI-Signale liest, brauchst du mindestens 15µs pro Schleifendurchlauf…

Zitat:Was meinst du mit trimmen?
"Trimmen" = etwas in einen bestimmten Zustand bringen…

Zitat:Weil ein Matlab kompatibles Hardwaregerät (dSPACE) noch teurer ist als eines von NI. Ich würde gern, aber mir kauft es keiner.
Genau. Und da du nichts kostest, darfst du massig Arbeitszeit in die Umsetzung versenken…

Zitat:Zumal es in den Evaluierungsboards ne Menge zusätzlich gibt.
In deinem sbRIO aber auch…

Ich bin tatsächlich kostenlos Big Grin
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
20.07.2017, 10:37
Beitrag #30

Heber Offline
LVF-Gelegenheitsschreiber
**


Beiträge: 72
Registriert seit: Apr 2017

2012
-
DE


Deutschland
RE: Korrekter Aufbau der VI
Hallo Gerd,

ich habe die Funktionalität des Vi's aus der Schleife mal in eine gewöhnliche while-Schleife gepackt und mich daran versucht eine Sättigung mit den Standardfunktionen zu realisieren.
Wie würdest du eine Sättigung implementieren?

Gruß, Heber


Angehängte Datei(en)
0.0 .zip  Unbenannt 2 Ordner.zip (Größe: 13,58 KB / Downloads: 133)
Alle Beiträge dieses Benutzers finden
Diese Nachricht in einer Antwort zitieren to top
Antwort schreiben 


Möglicherweise verwandte Themen...
Themen Verfasser Antworten Views Letzter Beitrag
  Suche Ideen für den Aufbau eines neuen Programms TpunktN 4 3.774 17.12.2020 11:23
Letzter Beitrag: MScz
Wink Aufbau & die Architektur vom LabVIEW DAYA 3 4.007 31.03.2017 19:44
Letzter Beitrag: DAYA
  "array" aufbau, vergleichen, schnell wrock 5 5.169 02.09.2015 17:55
Letzter Beitrag: jg
  Temperaturschrank aufbau pazi 3 3.668 04.08.2015 13:42
Letzter Beitrag: GerdW
  Aufbau LV Messung el_pablone 8 5.714 20.03.2015 09:51
Letzter Beitrag: GerdW
  Aufbau einer Regelung via Auto-Tuning-Regler Fredy Dilker 1 5.327 25.03.2014 14:34
Letzter Beitrag: GerdW

Gehe zu: